C. Ф. Тюрин, С. И. Советов, Ю. А. Степченков, Ю. Г. Дьяченко. Новый подход к реализации логических функций в ПЛИС // Системы и средства информатики, 2024. Т. 34. № 4. С. 3-15.

DOI: 10.14357/08696527240401. Инд. в ядре РИНЦ, RSCI, БС3, ВАК , EDN: . EDN: TCWBAG. URL: http://www.ipiran.ru/journal/collected/2024_34_04_rus/Vol34_Issue4_2024.pdf

Финансовая поддержка: Исследование выполнено в рамках государственного задания № 0063-2019-0010. / Funding Agency: The study was carried out within the framework of state assignment No. 0063-2019-0010.

Tyurin S.F., Sovetov S.I., Stepchenkov Yu.A., Diachenko Yu.G. A new approach to implementing logical functions in field-programmable gate arrays // Systems and means of informatics, 2024. Vol. 34. Iss. 4. P. 3-15.

Аннотация: Рассматривается расширение функциональных возможностей логического элемента LUT (Look up Table) программируемых логических интегральных схем (ПЛИС) типа FPGA (Field-Programmable Gate Array). Предлагаемый метод использует неактивную половину дерева транзисторов элемента. В статье исследуются также реализация элемента на одну переменную 1-LUT, который реализует логическую функцию одновременно с дешифрацией (DC, decording) переменной, и его использование для создания LUT на n переменных n-LUT + DC FPGA. Моделирование подтверждает работоспособность элемента и масштабирование для создания элементов на n переменных n-LUT. Анализ показывает существенный выигрыш предложенного подхода: уменьшение сложности в числе транзисторов и снижение временной задержки. Разработанный элемент позволяет существенно увеличить функциональность логики отечественных ПЛИС в рамках существующих ограничений, сдерживающих импортозамещение электронной компонентной базы.

От Dmitry