Self-Timed Trigger Synthesis with Composite Write-Enable Input

Yury Stepchenkov, Yuri Diachenko, Dmitry Khilko, Nikolai Morozov, Sergey Berstnev, Dmitri Stepchenkov. Self-Timed Trigger Synthesis with Composite Write-Enable Input // 2024 IEEE Conference of Russian Young Researchers in Electrical and…

Desynchronization of a synchronous circuit to synthesize self-timed circuit

Dmitry Khilko, Yury Stepchenkov, Georgy Orlov, Artem Grigoriev, Yuri Diachenko. Desynchronization of a synchronous circuit to synthesize self-timed circuit // 2024 Conference of Young Researchers in Electrical and Electronic Engineering…

Hardware implementation of the digital signal processing algorithms in recurrent signal processor on FPGA

Stepchenkov Yu.A., Morozov N.V., Diachenko Yu.G., Khilko D.V., Stepchenkov D.Yu., Shikunov Yu.I. Hardware implementation of the digital signal processing algorithms in recurrent signal processor on FPGA // Russian Microeleсtronics, 2023,…

Самосинхронный одноразрядный троичный сумматор с единичным спейсером

Пат. 2 806 343 Российская Федерация, МПК H03K 3/00. Самосинхронный одноразрядный троичный сумматор с единичным спейсером. Зацаринный Александр Алексеевич, Степченков Юрий Афанасьевич, Дьяченко Юрий Георгиевич, Рождественский Юрий Владимирович, Хилько Дмитрий…

Сбоеустойчивые самосинхронные счетчики

А.А. Зацаринный, Ю.А. Степченков, Ю.Г. Дьяченко, Д.В. Хилько, Г.А. Орлов, Д.Ю. Дьяченко. Сбоеустойчивые самосинхронные счетчики //Математическое моделирование в материаловедении электронных компонентов. ММMЭК–2023.  23–25 октября 2023 г., Москва, Россия. Материалы V…

Оптимизация самосинхронного конвейера

Степченков Ю. А., Дьяченко Ю. Г., Морозов Н. В., Степченков Д. Ю., Хилько Д. В., Дьяченко Д. Ю. Оптимизация самосинхронного конвейера // Системы высокой доступности, 2023. Т. 19. Вып. 1.…

Self-assembly phenomenon implementation problems in recurrent-dynamic architecture

Yury Stepchenkov, Dmitry Khilko, Yury Shikunov, Georgy Orlov. Self-assembly phenomenon implementation problems in recurrent-dynamic architecture // 2023 IEEE Conference of Russian Young Researchers in Electrical and Electronic Engineering (ElConRus) St.…

Реализация блочного КИХ-фильтра в потоковом рекуррентном сигнальном процессоре

Хилько Д.В. Реализация блочного КИХ-фильтра в потоковом рекуррентном сигнальном процессоре // Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). 2022. Выпуск 4. С. 163-170. DOI: 10.31114/2078-7707-2022-4-163-170. Индексируется в РИНЦ, ВАК.…

Аппаратная реализация алгоритмов цифровой обработки сигналов в рекуррентном потоковом процессоре на ПЛИС

Ю. А. Степченков, Н. В. Морозов, Ю. Г. Дьяченко, Д. В. Хилько, Д. Ю. Степченков, Ю. И. Шикунов. Аппаратная реализация алгоритмов цифровой обработки сигналов в рекуррентном потоковом процессоре на ПЛИС // М.: Известия вузов.…

Optimizing Data-flow Processor Architecture for Efficient Implementation of DSP Algorithms

Yury Stepchenkov, Dmitry Khilko, Yury Shikunov, Georgy Orlov.  Optimizing Data-flow Processor Architecture for Efficient Implementation of DSP Algorithms // 2022 IEEE Conference of Russian Young Researchers in Electrical and Electronic…