Chris J.Myers, Wendy Belluomini, Kip Killpack, Eric Mercer, Eric Poskin, Hao Zheng
Чтобы продолжить производство схем увеличенных скоростей, проектировщики должны рассмотреть активные стили проектирования схем, таких как схемы с самосбросом или «домино» с задерживаемым сбросом, используемые в гигагерцовом процессоре IBM (GUTS), и асинхронные схемы, используемые в декодере длины команды RAPPID фирмы Intel. Однако эти новые стили синхронизированных схем не могут быть эффективно и точно проанализированы с использованием традиционных статических методов временного анализа. Это отсутствие эффективных средств анализа — одна из причин недостаточно широкого распространения этих проектных стилей. В этой статье обсуждается несколько промышленных синхронизированных схем, и дается краткий обзор нашей методологии проектирования синхронизированных схем.