Волчек В.Н., Степченков Ю.А., Петрухин В.С., Прокофьев А.А., Зеленов Р.А. Цифровой сигнальный процессор с нетрадиционной рекуррентной потоковой архитектурой // Проблемы разработки перспективных микро- и наноэлектронных систем — 2010. Сборник трудов / под общ. ред. академика А.Л.Стемпковского. М.:ИППМ РАН, 2010. С. 412-417.
Volchek V.N., Stepchenkov Yu.A., Petrukhin V.S., Prokofyev A.A., Zelenov R.A. Digital Signal Processor With Non-Conventional Recurrent Data-Flow Architecture // Problems of Perspective Micro- and Nanoelectronic Systems Development — 2010. Proceedings / edited by A. Stempkovsky, Moscow, IPPM RAS, 2010. P. 412-417.
Аннотация: В статье представлены результаты разработки цифрового сигнального процессора с нетрадиционной рекуррентной потоковой архитектурой. Помимо специфики самой архитектуры, рассматриваются особенности организации вычислительного устройства, ориентированного на эффективное исполнение алгоритмов цифровой обработки сигналов. Отмечено, что в качестве аппаратного базиса для разработки используется ПЛИС фирмы Altera семейства Stratix III, а в качестве языка описания аппаратуры – язык VHDL. Показаны особенности VHDL-описания основных функциональных блоков для эффективного синтеза в ПЛИС. Приведены результаты синтеза.
Abstract: The paper presents implementation results of the digital signal processor with nonconventionalrecurrent data-flow architecture. It is considered that the computer device focused on effective execution of digital signal processing algorithms has organization features, in addition to this architecture specificity. The paper shows that the hardware involved with this work is based on FPGA Stratix III produced by Altera, and as the design entry language VHDL is used. It is demonstrated that the synthesis efficiency of the basic functional blocks in FPGA depends on VHDL coding style.