Проект GALA (Globally Asynchronous — Locally Arbitrary)

Victor Varshavsky and Vyacheslav Marakhovsky Обсуждается задача организации временного поведения цифровых систем. Эта задача связана, в основном, с обеспечением интерфейса между физическим (естественным) и логическим (искусственным) временем. Наиболее общий метод…

Самосинхронные системы FPGA

Rob Payne Последнее время возобновился интерес к самосинхронным системам из-за их модульности, устойчивости к ошибкам, потребления малой мощности и средней производительности. Кроме того, в этой статье доказывается, что есть определенные…

Проект асинхронной статической оперативной памяти с четырехфазным квитированием для самосинхронных систем

Vincent Wing-Yun Sit, Chiu-Sing Choy, Cheong-Fat Chan Мотивация проектирования асинхронной памяти появилась в результате современных разработок асинхронных процессоров. Предлагаемая асинхронная статическая RAM, отличная от стандартного проекта, может: 1) связываться с…

Метод оценки энергии для асинхронных схем с приложением к асинхронному микропроцессору

Paul I. Penzes, Alain J. Martin В этой статье предлагается имитатор, действующий в логическом представлении асинхронной схемы и дающий оценку энергии в пределах 10 % электрического (hspice) моделирования. Наш имитатор…

Cамосинхронная схема домино

Harris David Описана самосинхронная управляющая схема домино для управления трактом данных, обеспечивающая задержку с нулевыми накладными расходами и улучшенное время цикла при поддержании характеристик самосинхронных схем домино, малочувствительных к задержкам.…

Логическая декомпозиция схем, независимых от скорости

ALEX KONDRATYEV, JORDI CORTADELLA, MICHAEL KISHINEVSKY, LUCIANO LAVAGNO AND ALEXANDRE YAKOVLEV Логическая декомпозиция –- известная проблема в логическом синтезе, но она представляет новые сложности, когда направлена на схемы, независимые от…

Параллельная модель для десинхронизации

J. Cortadella, A. Kondratyev, L. Lavagno, C. Sotiriou Эта статья показывает, как можно получить асинхронные схемы из оптимизированных синхронных схем, заменив дерево распространения синхросигналов сетью квитирования. Представляется параллельная модель для…

Проект самосинхронных умножителей: сравнение

Jens Sparse, Christian D.Nielsen, Lars S.Nielsen, and Jorgen Stannstnip В последние годы было предложено множество методов проектирования самосинхронных схем. В качестве первого шага к их сравнению мы разработали векторный умножитель,…

Проектирование и синтез асинхронного DRAM

Virantha N. Ekanayake, Rajit Manohar Мы представляем проектирование высокопроизводительного конвейеризованного асинхронного DRAM "на чипе", годного для использования в кэше микропроцессора. Хотя традиционные структуры DRAM имеют большую задержку выборки и даже…

Процессорные архитектуры для эффективного потребления мощности и асинхронного выполнения

Philip Brian Endecott Переносное вычислительное оборудование, работающее на батареях, требует высокой производительности обработки и малого потребления мощности. Другие компьютерные системы могут нуждаться в малом потреблении мощности по другим причинам, например,…