V.A.Bartlett, E.Grass
Здесь представлен маломощный самосинхронный умножитель массивов CMOS, оптимизированный для асинхронных DSP, но применимый также и в синхронных приложениях DSP. Для сокращения средней потребляемой мощности вводится стратегия, названная условной оценкой: сложение выполняется только в строках массива с сохранением переноса, разрядный продукт которого — не нуль. Результаты моделирования представляются для транзисторного уровня, выполнения 8 бит 8 бит, и составляют потребление энергии в среднем 73 пкДж при среднем времени ожидания 30,5 нс.