А.А. Зацаринный, Ю.А. Степченков, Ю.Г. Дьяченко, Ю.В. Рождественский, Л.П Плеханов. Отказоустойчивые самосинхронные схемы // Известия вузов. Материалы электронной техники 2022, Т. 25, №4, C. 298-304.
DOI: https://doi.org/10.17073/1609-3577-2022-4-298-304. Индексируется в ядре РИНЦ, ВАК, RSCI. URL: OVSYUIhttps://met.misis.ru/jour/article/view/500/395
Library reference: Zatsarinny A.A., Stepchenkov Yu.A., Diachenko Yu.G., Rogdestvenski Yu.V., Plekhanov L.P. Fault-tolerant selt-timed circuits // Izvestiya vuzov. Materialy elektronnoi tekhniki = Materials of Electronics Engineering. 2022; 25(4): 298—304.
Финансовая поддержка: Исследование выполнено при поддержке Российского научного фонда (проект 22-19-00237). / Funding Agency: The research was supported by the Russian Science Foundation (project No. 22-19-00237).
Аннотация: Статья исследует проблему создания отказоустойчивых
самосинхронных (СС) схем. Использование избыточного СС-кодирования
и двухфазной дисциплины работы обеспечивает более высокую сбое-
устойчивость СС-схем в сравнении с синхронными аналогами. Использо-
вание дублирования канала обработки данных вместо традиционного для
синхронных схем троирования позволяет сократить избыточность СС-схем
в отказоустойчивом исполнении и обеспечивает более высокий уровень
надежности в сравнении с синхронными аналогами.
Abstract: The article considers the problem of developing synchronous and
self-timed (ST) circuits that are tolerant to faults. Redundant ST coding and
two-phase discipline ensures that ST circuits are more tolerant to the faults than
synchronous counterparts. Duplicating ST channels instead of tripling reduces
redundancy of the fault-tolerant ST circuits and retains their reliability level
compared to synchronous counterparts.