Yuri Stepchenkov, Dmitry Khilko, Yuri Diachenko, Yury Shikunov and Dmitry Shikunov. Testing of Software and hardware testing of dataflow recurrent digital signal processor // Proceedings of IEEE East-West Design & Test Symposium (EWDTS’2016), Yerevan, October, 14 — 17, 2016. P. 168-171. (is indexed in Scopus).
DOI: 10.1109/EWDTS.2016.7807672
Abstract: The results of development of multi-core recurrent dataflow architecture (MRDA) focused on effective implementation of parallel digital signal processing (DSP) algorithms are being presented. All stages of MRDA development are integrated into a single iterative design cycle including mathematical modeling tools (imitational model); hardware modeling tools (VHDL-model); FPGA prototype and tools for developing the software meant to run on MRDA. Comparative assessments of effectiveness of DSP algorithms implemented on MRDA in relation to tradition DSP-processor are being presented.
Аннотация: Представлены результаты разработки многопроцессорной рекуррентной потоковой архитектуры (МПРА), ориентированной для эффективного исполнения параллельных алгоритмов в области цифровой обработки сигналов (ЦОС). Все основные этапы разработки МПРА интегрированы в единый итерационный цикл проектирования, включающий в себя средства математического моделирования архитектуры (имитационная модель); средства аппаратного моделирования (VHDL-модель); опытный образец на ПЛИС и средства разработки ПО, предназначенного для функционирования в среде МПРА. Приводятся сравнительные оценки эффективности реализации алгоритмов ЦОС в среде МПРА по отношению к традиционным DSP-процессорам.
Дополнительную информацию о содержании доклада вы можете получить на сайте конференции/ You can get additional information on the content of the article on the conference website. Также вы можете связаться с авторами доклада, или с руководителем научной группы Степченковым Ю. А. ia_ste@mail.ru / You can also contact the authors of the report, or with the head of the scientific group Stepchenkov Ya. A. ia_ste@mail.ru.