Использование самосинхронной логики для снижения потребляемой мощности и повышения надёжности микропроцессоров

Бобков С.Г., Горбунов М.С., Дьяченко Ю.Г., Рождественский Ю.В., Степченков Ю.А., Сурков А.В. Использование самосинхронной логики для снижения потребляемой мощности и повышения надёжности микропроцессоров // Проблемы разработки перспективных микро- и наноэлектронных систем — 2014. Сборник трудов / под общ. ред. академика РАН А.Л. Стемпковского. М.: ИППМ РАН, 2014. Часть I. С. 43-48.

BobkovS.G., GorbunovM.S., DiachenkoYu.G., RozhdestvenskijYu.V., StepchenkovYu.A., SurkovA.V. Delay Insensitive Circuits for Low Power and Highly Reliable Microprocessors // Problems of Advanced Micro- and Nanoelectronic Systems Development, 2015, Part I, Moscow, IPPM RAS, P. 12-13. (is indexed in Scopus).

Bobkov S.G., Gorbunov M.S., Diachenko Yu.G., Rozhdestvenskij Yu.V., Stepchenkov Yu.A., Surkov A.V. Delay Insensitive Circuits for Low Power and Highly Reliable Microprocessors // Problems of Perspective Micro- and Nanoelectronic Systems Development — 2014. Proceedings / edited by A. Stempkovsky, Moscow, IPPM RAS, 2014. Part I. P. 43-48.

В статье дается обоснование использования самосинхронной логики с целью повышения надежности и снижения потребляемой мощности микропроцессорных систем.

Добавить комментарий

Ваш адрес email не будет опубликован. Обязательные поля помечены *