Самосинхронное устройство умножения-сложения с плавающей точкой

Ю.А. Степченков, Ю.В. Рождественский, Ю.Г. Дьяченко,  Н.В. Морозов, Д.Ю. Степченков, Б.А.Степанов, Д.Ю. Дьяченко, А.В. Рождественскене. Самосинхронное устройство умножения-сложения с плавающей точкой // Проблемы разработки перспективных микро- и наноэлектронных систем -…

Testing of Software and hardware testing of data-flow recurrent digital signal processor

Yuri Stepchenkov, Dmitry Khilko, Yuri Diachenko, Yury Shikunov and Dmitry Shikunov. Testing of Software and hardware testing of dataflow recurrent digital signal processor // Proceedings of IEEE East-West Design &…

Speed-Independent Fused Multiply Add and Subtract Unit

Yuri Stepchenkov, Victor Zakharov, Yuri Rogdestvenski, Yuri Diachenko, Nikolai Morozov and Dmitri Stepchenkov. Speed-Independent Fused Multiply Add and Subtract Unit // Proceedings of IEEE East-West Design & Test Symposium (EWDTS’2016),…

Рекуррентная потоковая архитектура: особенности и проблемы реализации

Степченков Ю.А., Дьяченко Ю.Г., Хилько Д.В., Петрухин В.С. Рекуррентная потоковая архитектура: особенности и проблемы реализации // Проблемы разработки перспективных микро- и наноэлектронных систем — 2016. Сборник трудов / под общ.…

Самосинхронный одноразрядный троичный сумматор

Пат. 2 574 818 Российская Федерация, МПК H03K 3/00. Самосинхронный одноразрядный троичный сумматор. / Рождественский Юрий Владимирович, Степченков Юрий Афанасьевич, Бобков Сергей Геннадьевич, Дьяченко Юрий Георгиевич; заявитель и патентообладатель Федеральное…

Отказоустойчивый самосинхронный последовательно-параллельный порт: варианты реализации

Степченков Ю. А., Каменских А. Н., Тюрин С. Ф., Дьяченко Ю. Г. Отказоустойчивый самосинхронный последовательно-параллельный порт: варианты реализации // Системы и средства информатики, 2016. Т. 26. № 3. С. 48-59.…

Аппаратно-программное моделирование и тестирование рекуррентного операционного устройства

Д. В. Хилько, Ю. А. Степченков, Ю. Г. Дьяченко, Ю. И. Шикунов, Н. В. Морозов. Аппаратно-программное моделирование и тестирование рекуррентного операционного устройства // Системы и средства информатики, – М.: ТОРУС…

Самосинхронный умножитель для распределенных вычислений

Степанов Б.А., Дьяченко Ю.Г., Рождественский Ю.В. Самосинхронный умножитель для распределенных вычислений // Труды Второй молодежной научной конференции «Задачи современной информатики» – М.: ФИЦ ИУ РАН, 2015. – С. 201-207. Аннотация: Доклад…

Библиотека функциональных ячеек для самосинхронных БМК-СБИС

Степченков Ю.А., Денисов А.Н., Дьяченко Ю.Г., Гаврилов С.В., Морозов Н.В., Степченков Д.Ю. Библиотека функциональных ячеек для самосинхронных БМК-СБИС / М.: Техносфера. Международная конференция «Микроэлектроника 2015» Интегральные схемы и микроэлектронные модули: проектирование,…