Сбоеустойчивый самосинхронный однотактный RS-триггер с нулевым спейсером

Пат. 2 725 780 Российская Федерация, МПК H03K 3/00. Сбоеустойчивый самосинхронный однотактный RS-триггер с нулевым спейсером. Степченков Юрий Афанасьевич, Дьяченко Юрий Георгиевич, Морозов Николай Викторович, Орлов Георгий Александрович , Хилько…

Iterator component development for data redundancy solution in data-flow architecture

Yury A. Stepchenkov, Dmitry V. Khilko, Yury I. Shikunov, Georgii A. Orlov.  Iterator component development for data redundancy solution in data-flow architecture // 2020 IEEE Conference of Russian Young Researchers…

Development of Capsule Programming Means for Recurrent Data-flow Architecture

D.V. Khilko, Yu. A. Stepchenkov, Yu.I. Shikunov, G.A. Orlov. Development of Capsule Programming Means for Recurrent Data-flow Architecture // Problems of Advanced Micro- and Nanoelektronic Systems Development – 2019, Issue…

Самосинхронный динамический двухтактный D-триггер с нулевым спейсером

Пат. 2 693 321 Российская Федерация, МПК H03K 3/00. Самосинхронный динамический двухтактный D-триггер с нулевым спейсером. Степченков Юрий Афанасьевич, Дьяченко Юрий Георгиевич, Морозов Николай Викторович, Орлов Георгий Александрович: заявитель и…

Hybrid multi-core recurrent architecture approbation on FPGA

Yury Stepchenkov, Nikolai Morozov, Dmitry Khilko, Yury Shikunov, Georgy Orlov. Hybrid multi-core recurrent architecture approbation on FPGA // 2019 IEEE Conference of Russian Young Researchers in Electrical and Electronic Engineering…

Развитие средств капсульного программирования потоковой рекуррентной архитектуры

Д.В. Хилько, Ю.А. Степченков, Ю.И. Шикунов, Г.А. Орлов. Развитие средств капсульного программирования потоковой рекуррентной архитектуры // Проблемы разработки перспективных микро- и наноэлектронных систем – 2018. Сборник трудов / под общ.…

Graph-capsule construction toolset for data-flow computer architecture

Yu. Shikunov, Yu. Stepchenkov, D. Khilko, G. Orlov. Graph-capsule construction toolset for data-flow computer architecture // 2018 IEEE Conference of Russian Young Researchers in Electrical and Electronic Engineering (EIConRus) Moscow,…