Принципы построения средств отладки рекуррентного вычислителя

Шнейдер А.Ю., Петрухин В.С., Степченков Ю.А. Принципы построения средств отладки рекуррентного вычислителя // Проблемы разработки перспективных микро- и наноэлектронных систем - 2012. Сборник трудов / под общ. ред. академика РАН…

Средства программирования нетрадиционной многоядерной архитектуры и перспективы их развития

Хилько Д.В. Средства программирования нетрадиционной многоядерной архитектуры и перспективы их развития // Сборник статей II региональной научно-практической конференции “Многоядерные процессоры, параллельное программирование, ПЛИС, системы обработки сигналов” Барнаул, 28.02.2012. ‑ C.…

Модель потоковой архитектуры на примере распознавателя слов

Д. В. Хилько, Ю. А. Степченков. Модель потоковой архитектуры на примере распознавателя слов устройства // Системы и средства информатики, – М.: ТОРУС ПРЕСС, Т. 22, № 2, 2012 – С.…

Фиксация исключительных ситуаций в рекуррентном операционном устройстве

Р. А. Зеленов, А. А. Прокофьев, Ю. А. Степченков, В. Н. Волчек. Фиксация исключительных ситуаций в рекуррентном операционном устройстве // Системы и средства информатики, – М.: ТОРУС ПРЕСС, Т. 22,…

Иерархический метод анализа самосинхронных электронных схем

Л. П. Плеханов. Иерархический метод анализа самосинхронных электронных схем // Системы и средства информатики, – М.: ТОРУС ПРЕСС, Т. 22, № 1, 2012 – С. 62-73 Аннотация: Развитию и внедрению самосинхронных…

Система характеризации самосинхронных элементов

Ю. Г. Дьяченко, Н. В. Морозов, Д. Ю. Степченков, Ю. А. Степченков. Система характеризации самосинхронных элементов // Системы и средства информатики, – М.: ТОРУС ПРЕСС, Т. 22, № 1, 2012…

Комбинированный Г-триггер с единичным спейсером

Пат. 2 434 318 Российская Федерация, МПК H03K 3/00. Комбинированный Г-триггер с единичным спейсером / Степченков Ю.А., Дьяченко Ю.Г., Плеханов Л.П., Петрухин В.С., Степченков Д.Ю.; заявитель и патентообладатель ИПИ РАН.…

Постановка задачи программирования многоядерной потоковой рекуррентной архитектуры

Хилько Д. В. Постановказадачи программирования многоядерной потоковой рекуррентной архитектуры // Вторая школа молодых ученых ИПИ РАН. Сборник докладов – М.: ИПИ РАН, 2011 – С. 72-80. Аннотация: В статье рассматриваются…

Самосинхронные схемы – будущее микроэлектроники

Степченков Ю.А., Дьяченко Ю.Г., Горелкин Ю.А. Самосинхронные схемы – будущее микроэлектроники – «Вопросы радиоэлектроники», серия «Электронная вычислительная техника», выпуск 2 – М.:  2011 – С. 153-184. Аннотация — Статья посвящена…

Самосинхронный RS-триггер с повышенной помехоустойчивостью (варианты)

Пат. 2 427 955 Российская Федерация, МПК H03K 3/037. Самосинхронный RS-триггер с повышенной помехоустойчивостью (варианты) / Соколов И.А., Степченков Ю.А., Дьяченко Ю.Г.; заявитель и патентообладатель ИПИ РАН. ‑ № 2009124990/08;…